Asynchronous FIFO and synchronous FIFO-翻译自外网

Synchronous FIFO

先进先出 (FIFO) 是一种非常流行且有用的设计块,用于模块之间的同步和握手机制。

FIFO 的深度: FIFO 中的槽数或行数称为 FIFO 的深度。

FIFO 的宽度:每个槽或行中可以存储的位数称为 FIFO 的宽度。

在同步 FIFO 中,数据读取和写入操作使用相同的时钟频率。通常,它们与高时钟频率一起使用以支持高速系统。

synchronous fifo

Signals:

wr_en: 写使能

wr_data: 写数据write data

full: FIFO is full 满

empty: FIFO is empty 空

rd_en: 读使能 read enable

rd_data: 读数据read data

w_ptr: 写指针write pointer

r_ptr: 读指针 read pointer

FIFO 可以根据 wr_en 信号在时钟的每个 posege 存储/写入 wr_data,直到满为止。每次将数据写入 FIFO 存储器时,写入指针都会递增。

根据rd_en信号,可以在时钟的每个周期从FIFO中取出或读取数据,直到为空为止。每次从 FIFO 存储器读取数据时,读指针都会递增。

method
empty condition

w_ptr == r_ptr 即写指针和读指针具有相同的值。

full condition

满的情况意味着 FIFO 中的每个槽都被占用,但是 w_ptr 和 r_ptr 将再次具有相同的值。因此,无法确定是满状态还是空状态。因此,故意将 FIFO 的最后一个槽保持为空,满条件可以写为 (w_ptr+1’b1) == r_ptr)

code
module synchronous_fifo #(parameter DEPTH=8, DATA_WIDTH=8) (input clk, rst_n,input w_en, r_en,input [DATA_WIDTH-1:0] data_in,output reg [DATA_WIDTH-1:0] data_out,output full, empty
);reg [$clog2(DEPTH)-1:0] w_ptr, r_ptr;reg [DATA_WIDTH-1:0] fifo[DEPTH];// Set Default values on reset.always@(posedge clk) beginif(!rst_n) beginw_ptr <= 0; r_ptr <= 0;data_out <= 0;endend// To write data to FIFOalways@(posedge clk) beginif(w_en & !full)beginfifo[w_ptr] <= data_in;w_ptr <= w_ptr + 1;endend// To read data from FIFOalways@(posedge clk) beginif(r_en & !empty) begindata_out <= fifo[r_ptr];r_ptr <= r_ptr + 1;endendassign full = ((w_ptr+1'b1) == r_ptr);assign empty = (w_ptr == r_ptr);
endmodule
testbench
module sync_fifo_TB;parameter DATA_WIDTH = 8;reg clk, rst_n;reg w_en, r_en;reg [DATA_WIDTH-1:0] data_in;wire [DATA_WIDTH-1:0] data_out;wire full, empty;// Queue to push data_inreg [DATA_WIDTH-1:0] wdata_q[$], wdata;synchronous_fifo s_fifo(clk, rst_n, w_en, r_en, data_in, data_out, full, empty);always #5ns clk = ~clk;initial beginclk = 1'b0; rst_n = 1'b0;w_en = 1'b0;data_in = 0;repeat(10) @(posedge clk);rst_n = 1'b1;repeat(2) beginfor (int i=0; i<30; i++) begin@(posedge clk);w_en = (i%2 == 0)? 1'b1 : 1'b0;if (w_en & !full) begindata_in = $urandom;wdata_q.push_back(data_in);endend#50;endendinitial beginclk = 1'b0; rst_n = 1'b0;r_en = 1'b0;repeat(20) @(posedge clk);rst_n = 1'b1;repeat(2) beginfor (int i=0; i<30; i++) begin@(posedge clk);r_en = (i%2 == 0)? 1'b1 : 1'b0;if (r_en & !empty) begin#1;wdata = wdata_q.pop_front();if(data_out !== wdata) $error("Time = %0t: Comparison Failed: expected wr_data = %h, rd_data = %h", $time, wdata, data_out);else $display("Time = %0t: Comparison Passed: wr_data = %h and rd_data = %h",$time, wdata, data_out);endend#50;end$finish;endinitial begin $dumpfile("dump.vcd"); $dumpvars;end
endmodule
method2
Empty condition

count == 0 i.e. FIFO contains nothing.

Full condition

count == FIFO_DEPTH i.e. counter value has reached till the depth of FIFO

method3
Empty condition

w_ptr == r_ptr i.e. write and read pointers has the same value. MSB of w_ptr and r_ptr also has the same value.

Full condition

w_ptr == r_ptr i.e. write and read pointers has the same value, but the MSB of w_ptr and r_ptr differs.

Asynchronous FIFO

在异步 FIFO 中,数据读取和写入操作使用不同的时钟频率。由于写入和读取时钟不同步,因此称为异步 FIFO。通常,这些用于数据需要从一个时钟域传递到另一个时钟域的系统,这通常被称为“时钟域交叉”。因此,异步 FIFO 有助于同步工作在不同时钟上的两个系统之间的数据流。

asynchronous fifo usage

Gray code

在这里插入图片描述

Asynchronous FIFO Block Diagram

asynchronous fifo

Signals:

wr_en: 写使能write enable

wr_data: 写数据write data

full: FIFO is full满

empty: FIFO is empty 空

rd_en: read enable 读使能

rd_data: read data 读数据

b_wptr: binary write pointer 二进制写指针

g_wptr: gray write pointer 格雷码写指针

b_wptr_next: binary write pointer next 指示用于二进制写入新数据的下一个可用地址。

g_wptr_next: gray write pointer next 指示用于格雷码写入新数据的下一个可用地址。

b_rptr: binary read pointer 二进制读指针

g_rptr: gray read pointer 格雷码读指针

b_rptr_next: binary read pointer next 指示用于二进制读新数据的下一个可用地址。

g_rptr_next: gray read pointer next 指示用于格雷码读入新数据的下一个可用地址。

b_rptr_sync: binary read pointer synchronized

b_wptr_sync: binary write pointer synchronized

同步必要性:

  • 异步 FIFO:它们具有独立的读写时钟,通常以不同的频率运行。
  • 时钟域交叉 (CDC):这些域之间的数据传输带来了同步挑战。
  • 亚稳态:跨时钟域的信号可能进入亚稳态(不确定值),可能导致数据损坏。
Asynchronous FIFO Operation

在同步 FIFO 的情况下,写入和读取指针在同一时钟上生成。然而,在异步 FIFO 的情况下,写指针与写时钟域对齐,而读指针与读时钟域对齐。因此,需要跨域来计算 FIFO 满和空的情况。这会导致实际设计中的亚稳态。为了解决这种亚稳态问题,可以使用2个触发器或3个触发器同步器来传递写入和读取指针。为了便于解释,我们将使用 2 个触发器同步器。请注意,单个“2 FF 同步器”只能解决一位的亚稳态问题。因此,根据写入和读取指针,需要多个 2FF 同步器。

img

module synchronizer #(parameter WIDTH=3) (input clk, rst_n, [WIDTH:0] d_in, output reg [WIDTH:0] d_out);reg [WIDTH:0] q1;always@(posedge clk) beginif(!rst_n) beginq1 <= 0;d_out <= 0;endelse beginq1 <= d_in;d_out <= q1;endend
endmodule
Usage of Binary to Gray code converter and vice-versa in Asynchronous FIFO

到目前为止,我们讨论了如何在各个时钟域中获取异步写入和读取指针。但是,我们不应该传递二进制格式的写入和读取指针值。由于亚稳态,整体写入或读取指针值可能不同。

示例:当写时钟域的二进制值 wr_ptr = 4’b1101 通过 2FF 同步器传输时,读时钟域的 wr_ptr 值可能会接收为 4’b1111 或任何其他不可接受的值。而格雷码则保证与之前的值相比只有一位变化。因此,写指针和读指针都需要首先转换为其相应域中的等效格雷码,然后将它们传递到相反的域。要检查另一个域中 FIFO 满和空的情况,我们有两种方法。

Way 1

将接收到的格雷码格式的指针转换为二进制格式,然后检查满和空的情况。

FIFO full condition
g2b_converter g2b_wr(g_rptr_sync, b_rptr_sync);
wrap_around = b_rptr_sync[PTR_WIDTH] ^ b_wptr[PTR_WIDTH];
wfull = wrap_around & (b_wptr[PTR_WIDTH-1:0] == b_rptr_sync[PTR_WIDTH-1:0]);
FIFO empty condition
g2b_converter g2b_rd(g_wptr_sync, b_wptr_sync);
rempty = (b_wptr_sync == b_rptr_next);
Way 2

借助接收到的格雷码写入和读取指针直接检查满和空状况。这是高效的,因为它不需要额外的硬件来将格雷码写入和读取指针转换为等效的二进制形式。

FIFO full condition
wfull = (g_wptr_next == {~g_rptr_sync[PTR_WIDTH:PTR_WIDTH-1], g_rptr_sync[PTR_WIDTH-2:0]});
FIFO empty condition
rempty = (g_wptr_sync == g_rptr_next);
Asynchronous FIFO Verilog Code

同步器 g_rptr_sync 的输出作为“写指针处理程序”模块的输入,用于生成 FIFO 满状态。如果二进制写指针 (b_wptr) 满足 (w_en & !full) 条件,则它会递增。该 b_wptr 值被馈送到 fifo_mem 模块以将数据写入 FIFO。

Write Pointer Handler
module wptr_handler #(parameter PTR_WIDTH=3) (input wclk, wrst_n, w_en,input [PTR_WIDTH:0] g_rptr_sync,output reg [PTR_WIDTH:0] b_wptr, g_wptr,output reg full
);reg [PTR_WIDTH:0] b_wptr_next;reg [PTR_WIDTH:0] g_wptr_next;reg wrap_around;wire wfull;assign b_wptr_next = b_wptr+(w_en & !full);assign g_wptr_next = (b_wptr_next >>1)^b_wptr_next;always@(posedge wclk or negedge wrst_n) beginif(!wrst_n) beginb_wptr <= 0; // set default valueg_wptr <= 0;endelse beginb_wptr <= b_wptr_next; // incr binary write pointerg_wptr <= g_wptr_next; // incr gray write pointerendendalways@(posedge wclk or negedge wrst_n) beginif(!wrst_n) full <= 0;else        full <= wfull;endassign wfull = (g_wptr_next == {~g_rptr_sync[PTR_WIDTH:PTR_WIDTH-1], g_rptr_sync[PTR_WIDTH-2:0]});endmodule
Read Pointer Handler

同步器 g_wptr_sync 的输出作为“读指针处理程序”模块的输入,以生成 FIFO 空条件。如果二进制读指针 (b_rptr) 满足 (r_en & !empty) 条件,则它会递增。该 b_rptr 值被馈送到 fifo_mem 模块以从 FIFO 读取数据。

module rptr_handler #(parameter PTR_WIDTH=3) (input rclk, rrst_n, r_en,input [PTR_WIDTH:0] g_wptr_sync,output reg [PTR_WIDTH:0] b_rptr, g_rptr,output reg empty
);reg [PTR_WIDTH:0] b_rptr_next;reg [PTR_WIDTH:0] g_rptr_next;assign b_rptr_next = b_rptr+(r_en & !empty);assign g_rptr_next = (b_rptr_next >>1)^b_rptr_next;assign rempty = (g_wptr_sync == g_rptr_next);always@(posedge rclk or negedge rrst_n) beginif(!rrst_n) beginb_rptr <= 0;g_rptr <= 0;endelse beginb_rptr <= b_rptr_next;g_rptr <= g_rptr_next;endendalways@(posedge rclk or negedge rrst_n) beginif(!rrst_n) empty <= 1;else        empty <= rempty;end
endmodule
FIFO Memory

基于二进制编码的写和读指针,数据分别写入 FIFO 或从 FIFO 读取。

module fifo_mem #(parameter DEPTH=8, DATA_WIDTH=8, PTR_WIDTH=3) (input wclk, w_en, rclk, r_en,input [PTR_WIDTH:0] b_wptr, b_rptr,input [DATA_WIDTH-1:0] data_in,input full, empty,output reg [DATA_WIDTH-1:0] data_out
);reg [DATA_WIDTH-1:0] fifo[0:DEPTH-1];always@(posedge wclk) beginif(w_en & !full) beginfifo[b_wptr[PTR_WIDTH-1:0]] <= data_in;endend/*always@(posedge rclk) beginif(r_en & !empty) begindata_out <= fifo[b_rptr[PTR_WIDTH-1:0]];endend*/assign data_out = fifo[b_rptr[PTR_WIDTH-1:0]];
endmodule
Top Module
`include "synchronizer.v"
`include "wptr_handler.v"
`include "rptr_handler.v"
`include "fifo_mem.v"module asynchronous_fifo #(parameter DEPTH=8, DATA_WIDTH=8) (input wclk, wrst_n,input rclk, rrst_n,input w_en, r_en,input [DATA_WIDTH-1:0] data_in,output reg [DATA_WIDTH-1:0] data_out,output reg full, empty
);parameter PTR_WIDTH = $clog2(DEPTH);reg [PTR_WIDTH:0] g_wptr_sync, g_rptr_sync;reg [PTR_WIDTH:0] b_wptr, b_rptr;reg [PTR_WIDTH:0] g_wptr, g_rptr;wire [PTR_WIDTH-1:0] waddr, raddr;synchronizer #(PTR_WIDTH) sync_wptr (rclk, rrst_n, g_wptr, g_wptr_sync); //write pointer to read clock domainsynchronizer #(PTR_WIDTH) sync_rptr (wclk, wrst_n, g_rptr, g_rptr_sync); //read pointer to write clock domain wptr_handler #(PTR_WIDTH) wptr_h(wclk, wrst_n, w_en,g_rptr_sync,b_wptr,g_wptr,full);rptr_handler #(PTR_WIDTH) rptr_h(rclk, rrst_n, r_en,g_wptr_sync,b_rptr,g_rptr,empty);fifo_mem fifom(wclk, w_en, rclk, r_en,b_wptr, b_rptr, data_in,full,empty, data_out);endmodule
Testbench Code
module async_fifo_TB;parameter DATA_WIDTH = 8;wire [DATA_WIDTH-1:0] data_out;wire full;wire empty;reg [DATA_WIDTH-1:0] data_in;reg w_en, wclk, wrst_n;reg r_en, rclk, rrst_n;// Queue to push data_inreg [DATA_WIDTH-1:0] wdata_q[$], wdata;asynchronous_fifo as_fifo (wclk, wrst_n,rclk, rrst_n,w_en,r_en,data_in,data_out,full,empty);always #10ns wclk = ~wclk;always #35ns rclk = ~rclk;initial beginwclk = 1'b0; wrst_n = 1'b0;w_en = 1'b0;data_in = 0;repeat(10) @(posedge wclk);wrst_n = 1'b1;repeat(2) beginfor (int i=0; i<30; i++) begin@(posedge wclk iff !full);w_en = (i%2 == 0)? 1'b1 : 1'b0;if (w_en) begindata_in = $urandom;wdata_q.push_back(data_in);endend#50;endendinitial beginrclk = 1'b0; rrst_n = 1'b0;r_en = 1'b0;repeat(20) @(posedge rclk);rrst_n = 1'b1;repeat(2) beginfor (int i=0; i<30; i++) begin@(posedge rclk iff !empty);r_en = (i%2 == 0)? 1'b1 : 1'b0;if (r_en) beginwdata = wdata_q.pop_front();if(data_out !== wdata) $error("Time = %0t: Comparison Failed: expected wr_data = %h, rd_data = %h", $time, wdata, data_out);else $display("Time = %0t: Comparison Passed: wr_data = %h and rd_data = %h",$time, wdata, data_out);endend#50;end$finish;endinitial begin $dumpfile("dump.vcd"); $dumpvars;end
endmodule

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.hqwc.cn/news/339844.html

如若内容造成侵权/违法违规/事实不符,请联系编程知识网进行投诉反馈email:809451989@qq.com,一经查实,立即删除!

相关文章

【数据结构】7大排序最详细

0.前言 接下来进入排序&#xff0c;我们知道在c语言阶段可能就学习过了像冒泡排序&#xff0c;选择排序这种比较简单的排序&#xff0c;那么接下来我们就会学习到更加高级的排序算法。但高级代表着难度的提升&#xff0c;但不用担心&#xff0c;博主会细细来谈&#xff0c;慢慢…

Vue学习笔记六--Vue3学习

1、Vue3的优势 2、创建Vue3工程 前提&#xff1a;node -v 查看node版本&#xff0c;需要在16.0及以上 创建命令 npm init vuelatest,先安装create-vue然后创建项目 然后执行npm run dev 提示 sh: vite: command not found,需要执行npm i重新安装依赖&#xff0c;之后再执行np…

【漏洞复现】优卡特脸爱云一脸通智慧管理平台信息泄露漏洞

Nx01 产品简介 脸爱云一脸通智慧管理平台是一套功能强大&#xff0c;运行稳定&#xff0c;操作简单方便&#xff0c;用户界面美观&#xff0c;轻松统计数据的一脸通系统。无需安装&#xff0c;只需在后台配置即可在浏览器登录。 功能包括&#xff1a;系统管理中心、人员信息管…

Spring MVC 参数传递和JSON数据处理

参数传递 ModelAndView传递 编写controller Controller RequestMapping("/account") public class AccountController { ​//也可以不创建ModelAndView&#xff0c;直接在参数中指定RequestMapping(value "/findAccount9")public ModelAndView findAccou…

[力扣 Hot100]Day2 字母异位词分组

题目描述 给你一个字符串数组&#xff0c;请你将 字母异位词 组合在一起。可以按任意顺序返回结果列表。 字母异位词 是由重新排列源单词的所有字母得到的一个新单词。 出处 思路 这题有点考阅读理解&#xff0c;意思就是把输入数组中的所含字母相同但顺序不同的单词放到同…

[有固件程序]车载液晶驱动板(RTD2660H)Fondar下载/烧录器工具v3使用说明

液晶屏幕驱动烧录器 FONDAR2IIC使用说明 介绍 RTD2660液晶屏幕FONDAR烧录器&#xff0c;可烧写液晶驱动板的固件程序&#xff0c;简单易上手&#xff0c;适合开发和个人DIY爱好者&#xff0c;更换不同屏幕烧写不同程序&#xff0c;提供固件仅供测试。 软件介绍 请在Windows 10…

【漏洞复现】优卡特脸爱云一脸通智慧管理平台未授权漏洞

Nx01 产品简介 脸爱云一脸通智慧管理平台是一套功能强大&#xff0c;运行稳定&#xff0c;操作简单方便&#xff0c;用户界面美观&#xff0c;轻松统计数据的一脸通系统。无需安装&#xff0c;只需在后台配置即可在浏览器登录。 功能包括&#xff1a;系统管理中心、人员信息管…

数字信号处理实验---Z变换及系统的零极点分析 Matlab代码

一&#xff0e;各种函数的用法 1.tf2zp函数&#xff1a;通常用于将传递函数&#xff08;Transfer Function&#xff09;转换为零极增益形式&#xff08;ZPK form&#xff09;&#xff0c;转换前G(s) num(s) / den(s)&#xff0c;转换后G(s) K * (s - z1) * (s - z2) * ... *…

API文档、API自动化测试神器:Apipost

在数字化时代&#xff0c;API已成为企业和开发者实现数据互通、应用集成的重要桥梁。然而&#xff0c;随着API数量的不断增加&#xff0c;API设计、调试、文档和测试等工作也变得越来越复杂。为了解决这一痛点&#xff0c;一款名为Apipost的API协同研发工具应运而生&#xff0c…

YOLOv8优化策略:轻量化改进 | 华为Ghostnet,超越谷歌MobileNet | CVPR2020

🚀🚀🚀本文改进:Ghost bottleneck为堆叠Ghost模块 ,与YOLOV8建立轻量C2f_GhostBottleneck 🚀🚀🚀YOLOv8改进专栏:http://t.csdnimg.cn/hGhVK 学姐带你学习YOLOv8,从入门到创新,轻轻松松搞定科研; 1.Ghostnet介绍 论文: https://arxiv.org/pdf/1911.11907.…

低功耗智能雨量监测站现代化雨水情监测网络

低功耗智能雨量监测站现代化雨水情监测网络产品概述 低功耗雨量监测站基于传感技术、无线通信、处理与控制等物联网技术的开发&#xff0c;利用传感技术&#xff0c;通过传感器测量降雨量&#xff0c;并使用物联网进行传输。无需专门的通信线路&#xff0c;在联网的状态下&…

OpenAI 正式上线 GPT 商店

ChatGPT 商店上线&#xff0c;OpenAI 正式推出 GPT Store 北京时间 1 月 11 日&#xff0c;在经历了一个月的推迟后&#xff0c;OpenAI 在周三正式推出了 GPT Store。借助这一在线商店&#xff0c;OpenAI 用户可以分享定制版 ChatGPT 聊天机器人。 OpenAI 称&#xff0c;GPT …