FPGA实验六:PWM信号调制器设计

目录

一、实验目的

二、设计要求

三、实验代码

1.顶层文件代码

2.仿真文件部分代码

3.系统工程文件

四、实验结果及分析

1、引脚锁定

2、仿真波形及分析

3、下载测试结果及分析

五、实验心得


一、实验目的

(1)掌握通信信号调制过程及实现原理;

(2)了解设计中的优化方案;

(3)进一步学习复杂数字系统设计;

(4)培养工程思维及创新思维。

二、设计要求

(1)实现单路PWM 信号模块,可通过端口设置初始相位,频率,占空比;

(2)通过模块调用方法,实现三路PWM信号输出,分辨展示相位,频率,占空比可调;

(3)加入正弦波形VTH(t)实现SPWM波形;

三、实验代码

1.顶层文件代码

限于篇幅,此处仅给出顶层代码

  1. `timescale 1ns / 1psmodule PWM1(input        clk,               //systerm clock  50MHzinput       rst_n,input        fclock,//频率设置信号input        xclock ,//相位设置信号input        zclock,//占空比设置信号input[1:0]f,input[1:0]x,input[1:0]z,output    pwm1,output    pwm2,output    pwm3,output    pwm4,//output    [7:0]CNT2,//output    [7:0]CNT2,//output    [7:0]CNT3,//output    [7:0]CNT4output    [9:0]dataout);wire [7:0]CNT1;
    wire[7:0]CNT2;
    wire [7:0]CNT3;
    wire [7:0]CNT4;
    //wire [9:0]dataout;
    reg [19:0]count=0; 
    reg [30:0]count2=0; 
    reg [2:0] sel=0; 
    parameter T1MS=50000;//仿真
    //wire clk1;
    //assign clk1=clk;
    //板子
    reg clk1;
    always @(posedge clk)begin count2=count2+1;if(count2/100000%2==1) begin clk1=1'b1; count2=0;endelse clk1=1'b0;end
    //频率变换
    pwm_gen U1(.clk(clk),.rst_n(rst_n),.fclock(fclock),.xclock(0),.zclock(0),.f(f),.x(x),.z(z),.pwm(pwm1),.CNT(CNT1));
    //相位变换
    pwm_gen U2(.clk(clk),.rst_n(rst_n),.fclock(0),.xclock(xclock),.zclock(0),.f(f),.x(x),.z(z),.pwm(pwm2),.CNT(CNT2));
    //占空比变换
    pwmz U3(.clk(clk),.rst_n(rst_n),.fclock(0),.xclock(0),.zclock(zclock),.f(f),.x(x),.z(z),.pwm(pwm3),.CNT(CNT3));//SPWM
    SPWM U4(.clk(clk),.rst_n(rst_n),.fclock(0),.xclock(0),.zclock(0),.f(0),.z(0),.x(0),.pwm(pwm4),.CNT(CNT4),.dataout(dataout));ila_0 U5 (.clk(clk), // input wire clk.probe0(pwm1), // input wire [0:0]  probe0  .probe1(pwm2), // input wire [0:0]  probe1 .probe2(pwm3), // input wire [0:0]  probe2 .probe3(pwm4), // input wire [0:0]  probe3.probe4(dataout)
    );endmodule

    2.仿真文件部分代码

    module gen_PWMTB();
    reg clk;
    reg rst_n;
    reg fclock;
    reg xclock;
    reg zclock;
    reg [1:0]f;
    reg [1:0]x;
    reg [1:0]z;
    wire pwm1;
    wire pwm2;
    wire pwm3;
    wire pwm4;
    //wire [7:0] CNT1;
    //wire [7:0] CNT2;
    //wire [7:0] CNT3;
    wire [7:0] CNT4;
    wire [9:0]dataout;initial begin
    rst_n=0;
    clk=0;
    fclock=0;
    xclock=0;
    zclock=0;
    f<=2'd0;
    x<=2'd0;
    z<=2'd0;
    #2;
    rst_n=1;
    #2200;
    fclock<=1;
    f<=2'd1;
    xclock<=1;
    x<=2'd1;
    zclock<=1;
    z<=2'd1;
    #
    end
    always #10 clk=~clk;
    PWM1 U0(clk,rst_n,fclock,xclock,zclock,f,x,z,pwm1,pwm2,pwm3,pwm4,CNT4,dataout);
    endmodule

3.系统工程文件

四、实验结果及分析

1、引脚锁定

set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets fclock]

set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets xclock]

set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets zclock]

set_property PACKAGE_PIN W5 [get_ports clk]

set_property PACKAGE_PIN U16 [get_ports {dataout[0]}]

set_property PACKAGE_PIN E19 [get_ports {dataout[1]}]

set_property PACKAGE_PIN U19 [get_ports {dataout[2]}]

set_property PACKAGE_PIN V19 [get_ports {dataout[3]}]

set_property PACKAGE_PIN W18 [get_ports {dataout[4]}]

set_property PACKAGE_PIN U15 [get_ports {dataout[5]}]

set_property PACKAGE_PIN U14 [get_ports {dataout[6]}]

set_property PACKAGE_PIN V14 [get_ports {dataout[7]}]

set_property PACKAGE_PIN V13 [get_ports {dataout[8]}]

set_property PACKAGE_PIN V3 [get_ports {dataout[9]}]

set_property PACKAGE_PIN V17 [get_ports {f[0]}]

set_property PACKAGE_PIN V16 [get_ports {f[1]}]

set_property PACKAGE_PIN W16 [get_ports fclock]

set_property PACKAGE_PIN L1 [get_ports pwm1]

set_property PACKAGE_PIN P1 [get_ports pwm2]

set_property PACKAGE_PIN N3 [get_ports pwm3]

set_property PACKAGE_PIN P3 [get_ports pwm4]

set_property PACKAGE_PIN R2 [get_ports rst_n]

set_property PACKAGE_PIN W17 [get_ports {x[0]}]

set_property PACKAGE_PIN W15 [get_ports {x[1]}]

set_property PACKAGE_PIN V15 [get_ports xclock]

set_property PACKAGE_PIN W14 [get_ports {z[0]}]

set_property PACKAGE_PIN W13 [get_ports {z[1]}]

set_property PACKAGE_PIN V2 [get_ports zclock]

2、仿真波形及分析

波形如下

Pwm1表示pwm信号的频率

Pwm1表示pwm信号的相位

Pwm3表示pwm信号的占空比

(1)可观察到在信号频率不变的情况下,相位的单独变化与占空比的对应变化

(2)可观察到在信号相位不变的情况下,频率的单独变化与占空比的对应变化

(3)SPWM功能验证

如图实现了一个完整的周期,且输出波形的占空比随 sin 波形变化。

3、下载测试结果及分析

开发板情况如下:

在使能端有效的情况下,用在线逻辑分析仪观察FPGA产生的信号导入后,可观察到波形

 

 

 两种不同比例的波形均可显示出信号频率、相位、占空比的可调。

五、实验心得

本次实验着实很难,令人头疼,但好在最终也验收完成。因为前几个实验虽然分了模块,但事实上都可以在一个文件中运行仿真,这次实验我本来也是下意识地想在一个文件里编完程序,但实行起来却很困难,因为不同路有不同的点要照顾到。而且实验要求是通过模块调用法,实现多路PWM 信号发生器,所以我这种写法肯定是错误的,这也意味着我又要去学习新的内容,比如如何调用其它文件的内容,如何更好地设计顶层文件。不过总还是差了那么一点点。其实老师的要求随课程的推进要更详细、更多了一些,这也说明设计时要更注重细节。在本次实验的进行之初,我连理顺实验要求都略显困难,到实验验收结束,我也能讲出如何编写如何操作以及各文件之间的联系和运用了。我感受到了自己的进步。希望在大作业的设计和推进过程中能学到更多东西取得更大的进步也希望本次PWM信号调制器的设计能为综合设计打下坚实的基础

2023-05-25

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.hqwc.cn/news/9835.html

如若内容造成侵权/违法违规/事实不符,请联系编程知识网进行投诉反馈email:809451989@qq.com,一经查实,立即删除!

相关文章

【模式识别目标检测】——模式识别技术车牌检测应用

目录 引入 一、模式识别主要方法 1、统计模式识别 2、基于隐马尔可夫模型识别 3、模糊模式识别 4、人工神经网络模式识别 总结 二、模式识别应用 1、车牌定位 2、车牌识别 参考文献&#xff1a; 引入 人在观察事物或现象时&#xff0c;常寻找它与其他事物或现象不同…

嵌入式Linux开发实操(二):uboot+kernal

要理解如何进行嵌入式Linux编程,必须知道系统启动引导过程: 上电后,芯片将开始执行其启动固件,它就是uboot,主要目的是加载一个程序,然后在芯片上运行它,uboot通过查看引导模式寄存器、保险丝Fuses或GPIO引脚的状态来确定从哪里加载程序,比如从从eMMC flash启动。 SPL是…

【MySQL体系结构及CetOS7安装MySQL和修改密码】

MySQL体系结构及安装MySQL MySQL体系结构CentOS7安装MySQL四种方法1、离线安装2、在线安装3、通用二级制方式4、容器方式安装 设置及修改密码忘记密码恢复 MySQL体系结构 MySQL是一种常用的关系型数据库管理系统&#xff08;RDBMS&#xff09;&#xff0c;其体系结构包括以下&…

更改VS code Jupyter 插件的默认快捷键

更改vscode 中Jupyter插件的默认快捷键&#xff0c;解放插入空行的系统快捷键 替换Jupyter默认快捷键 更改vscode 中Jupyter插件的默认快捷键&#xff0c;解放插入空行的系统快捷键打开keyboard shortcuts 设置方法一方法二 更换快捷键 end Jupyter 插件很好的在VS code中集成了…

华为OD机试真题B卷 Python 实现【整理扑克牌】,附详细解题思路

目录 一、题目描述步骤1步骤2步骤3 二、输入描述三、输出描述四、解题思路五、Python算法源码六、效果展示1、输入2、输出3、说明 一、题目描述 给定一组数字&#xff0c;表示扑克牌的牌面数字&#xff0c;忽略扑克牌的花色&#xff0c;请按如下规则对这一组扑克牌进行整理&am…

系统移植 kernel 移植 配置网卡IP NFS网络文件系统移植 7.4

给fs4412移植内核 Kernel&#xff08;内核&#xff09;是操作系统的核心组件&#xff0c;它负责管理计算机硬件和软件资源&#xff0c;提供对底层硬件的访问和控制&#xff0c;以及为应用程序提供运行环境。内核是操作系统的最底层&#xff0c;负责处理系统的各种任务和功能&a…

Docker学习笔记17

跨主机容器间网络&#xff1a; 实现跨主机容器间通信的工具&#xff1a; 1&#xff09;Pipework 2&#xff09;Flannel 3&#xff09;Weave 4&#xff09;Open V Switch &#xff08;OVS&#xff09; 5&#xff09;Calico 1. Weave&#xff1a; 在每个宿主机上布置一个特…

ChatGPT:为教育创新提供五大机遇

随着智能技术的不断发展&#xff0c;ChatGPT在教育场景中的创新价值可能比我们能够意识到的还要多。比如它可以自动处理作业、在线答疑&#xff0c;可以辅助语言学习、实时沟通&#xff0c;甚至还可以用于评估诊断、科学研究。国内外关于利用ChatGPT实现教育创新的场景描绘已经…

论文浅尝 | 大语言模型综述

笔记整理&#xff1a;刘康为、方润楠&#xff0c;浙江大学硕士&#xff0c;研究方向为自然语言处理 链接&#xff1a;https://arxiv.org/abs/2303.18223 一、介绍 在当前机遇和挑战的背景下&#xff0c;对大语言模型的研究和开发需要更多的关注。为了让读者对大语言模型有一个基…

从零开始:如何用Python建立你的第一个人工智能模型

1. 摘要&#xff1a; 在这篇文章中&#xff0c;我们将介绍如何从零开始使用Python建立你的第一个人工智能模型。无论你是刚接触编程的新手&#xff0c;还是有经验的开发者想进一步探索人工智能领域&#xff0c;这篇文章都将为你提供清晰、详细的指南。我们将一步步探索数据预处…

matlab画拟合直方图的脚本

都是一些简单的作图参数&#xff0c;可以自己按照matlab官方的指导去改style https://ww2.mathworks.cn/help/stats/histfit.html %-----------------------------------------------------------------------------------------------------------% %-----Function: Plot a h…

解决阿里qiankun微应用资源无法加载

公司老项目多了&#xff0c;却想用新版本的框架&#xff0c;最好的解决办法就是用微前端。 本文说下我们在用阿里微前端框架qiankun&#xff0c;遇到的一些问题&#xff0c;以及一些巧妙的解决办法。 背景 因为接入微前端很长时间了&#xff0c;导致现在的微应用变成了实际意…